什么是上拉电阻和下拉电阻,各有什么作用

作者&投稿:厍殷 (若有异议请与网页底部的电邮联系)
什么是上拉电阻和下拉电阻,都有什么用?~

一、上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。
上拉电阻的作用:
1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须使用上拉电阻,以提高输出的高电平值。
3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。
6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。
二、下拉电阻是直接接到地上,接二极管的时候电阻末端是低电平。
下拉电阻的作用:
1、提高电压准位:
a、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
b、OC门电路必须加上拉电阻,以提高输出的高电平值。
2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
3、N/Apin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。
同时管脚悬空就比较容易接受外界的电磁干扰。
4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位。 当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得
6、提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到随机电平而影响电路工作。
同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。

扩展资料:
上拉电阻的缺点:
当电流流经时其将消耗额外的能量,并且可能会引起输出电平的延迟。某些逻辑芯片对于经过上拉电阻引入的电源供应瞬间状态较为敏感,这样就迫使为上拉电阻配置独立的、带有滤波的电压源。
下拉电阻原则和上拉电阻是一样的,下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1、驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计时应注意两者之间的均衡。
2、下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3、高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4、 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
参考资料来源:百度百科——上拉电阻
参考资料来源:百度百科——下拉电阻

有的电路节点的电压并不能明确知道他是高电平或者低电平,而上下拉电阻就是为了保证某个电路节点在稳态下保持高电平或低电平,上下拉电阻一般用10K左右的数值,上拉一般接电压,下拉一般接地
而限流电阻主要是用于保护和该电阻串联的某个器件,使该器件不会因为电流过大而烧毁

一、上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。

上拉电阻的作用:

1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须使用上拉电阻,以提高输出的高电平值。

3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。

二、下拉电阻是直接接到地上,接二极管的时候电阻末端是低电平。

下拉电阻的作用:

1、提高电压准位:

a、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

b、OC门电路必须加上拉电阻,以提高输出的高电平值。

2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

3、N/Apin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。

同时管脚悬空就比较容易接受外界的电磁干扰。

4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位。 当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得

6、提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到随机电平而影响电路工作。

同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。

扩展资料:

上拉电阻的缺点:

当电流流经时其将消耗额外的能量,并且可能会引起输出电平的延迟。某些逻辑芯片对于经过上拉电阻引入的电源供应瞬间状态较为敏感,这样就迫使为上拉电阻配置独立的、带有滤波的电压源。

下拉电阻原则和上拉电阻是一样的,下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:

1、驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计时应注意两者之间的均衡。

2、下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3、高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。

4、 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。

OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。

参考资料来源:百度百科——上拉电阻

参考资料来源:百度百科——下拉电阻



一、上拉电阻:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平。
作用:上拉是对器件注入电流;灌电流;当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平。

二、下拉电阻:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平。
作用:下拉是从器件输出电流;拉电流。当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平。

上拉电阻和下拉电阻2者共同的作用是:避免电压的“悬浮”,造成电路的不稳定。

上拉电阻就是信号在IC外部,通过一个电阻和Power相连,
下拉电阻就是信号在IC外部,通过一个电阻和GND相连
上拉电阻的作用大部分情况下是为了给信号一个电压准位, 前提是IC内部没有上拉
下拉电阻的作用大部分情况下是为了使信号的初始状态为低电平,

上拉电阻与下拉电阻是用来确定数字电路中常态的高低电平,若没有这些电阻,端口可能出现界于高低电平之间的电压,这样非常不稳定,所以有些端口即使不用也要接高电平或低电平,以确保工作稳定

上拉电阻和下拉电阻是什么意思?
答:下拉电阻是串接电阻后接地,目的是把该点的电压拉低..也可以说可以提高端口的灌电流能力。需要用到上拉电阻和下拉电阻的情况还蛮多的,画图比较麻烦。上拉电阻:就是从电源高电平引出的电阻接到输出 1,如果电平用oc(集电极开路,ttl)或od(漏极开路,coms)输出,那么不用上拉电阻是不能工作的,这个...

请问什么是上拉和下拉电阻,请用通俗易懂的语言解释一下,不胜感激!
答:在电路中的某点由于高阻输入或高阻输出时,电位极易受外界的干扰,而不稳定,所谓的上拉就是通过串联上电阻后使该点的电位等于稳定的高电平,下拉就是通过接入电阻接到低电位后使该点的电位为稳定的低电平。如:单片机的输入输出端等。

什么是上拉电阻和下拉电阻?怎么在电路中分辨出来?
答:把某一点提升为高电位的电阻是上拉电阻,往往接至+VCC或—VCC,正负电源供电电路中,接负电压的也是上拉电阻,也就是说‘上拉’和电源极性没有关系。而下拉电阻是指电阻一端接地的形式。这是我理解的

上拉电阻和下拉电阻的作用是什么,最好详细点
答:所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。假如没有上拉,时钟和数据信号容易出错,毕竟,CPU的功率有限,...

上拉电阻、下拉电阻、旁路电容
答:上下拉电阻上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极...

上拉电阻,下拉电阻和限流电阻分别是什么?主要作用是什么
答:上拉电阻:由于ttl电路高电平输出电流比低电平输出电流小很多,上拉电阻从ttl 电路输出端接到电源,可以增加高电平输出电流,提高输出电压,同时也加重了输出低电平的负载,本质是用富裕的低电平电流弥补高电平电流的不足。cmos芯片输出一般是平衡的,不需要上拉电阻。ttl该淘汰了。下拉电阻:输入端电阻接地...

求上拉电阻和下拉电阻的画法及其解释
答:拉电流:当此点输出为高电平时,此点可以向外输出的电流。灌电流:当此点输出为低电平时,此点可以从外部吸入的电流。灌电流对单片机的影响:由于单片机内部线路较细,如果灌电流太大会烧毁芯片,一般单片机的总电流都要求小于50毫安。如下图的两个 Bias Resaitor 电阻就是上拉电阻和下拉电阻。图中,...

上拉电阻有什么用
答:而限流电阻主要是用于保护和该电阻串联的某个器件,使该器件不会因为电流过大而烧毁 问题四:什么是上拉电阻和下拉电阻,各有什么作用 上拉电阻与下拉电阻是用来确定数字电路中常态的高低电平,若没有这些电阻,端口可能出现界于高低电平之间的电压,这样非常不稳定,所以有些端口即使不用也要接高电平或...

什么是上拉电阻及下拉电阻,他们的常用连接方式?
答:上拉电阻就是一段接你要接的地方,另一端接高电平,通常是直接接电源。同理,下拉电阻就是另外一端低电平通常是直接接地。(零电位)

...小弟想问一下上拉电阻与下拉电阻的区别是什么?在电路图中的原理又...
答:上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k 到10k 之间选取。对下拉电阻也有类似道理 对上拉电阻和下拉电阻的...