ttl和cmos门电路输出引脚可以悬空吗?

作者&投稿:地和 (若有异议请与网页底部的电邮联系)
~

TTL门的输入引脚可以悬空,悬空状态的输入相当于高电平输入。CMOS输入引脚不能悬空,应接高电平或0。两种电路的没用的输出均可以悬空或连接合适的负载。

根据门电路的相关逻辑关系,对其输出存在较大影响的输入引脚应尽可能连接到稳定的电平上,大致可分为以下几种情况:

1、TTL门电路一般由晶体三极管电路构成。对于TTL电路多余输入端的处理,应采用以下方法:

(1)TTL与门和与非门电路:

将多余输入端接高电平,即通过限流电阻与电源相连接;

根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;通过大电阻接地,这也相当于输入端外接高电平;

若TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。

(2)TTL或门、或非门:

接低电平或者接地;

由TTL输入端的输入伏安特性可知,当输入端接小电阻时输入端的电压很小,相当于接低电平,所以可以通过接小电阻到地。

2、CMOS 门电路一般是由MOS管构成,在使用CMOS门电路时输入端特别注意不能悬空

(1)与门和与非门电路:多余输入端应采用高电平,即可通过限流电阻接电源。 

(2)或门、或非门电路:多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻接地。

扩展资料

MOS电路输入引脚不能悬空,TTL电路需要慎重选择大电阻原因如下:

MOS电路是电压型的器件,CMOS电路的输入端对电压敏感,任何悬空的引脚上的电压将受外界的影响而变成不定态。不用时必须接地 或 接VCC.
TTL电路中是BJT,其正常工作要有一定的电流偏置。输入电流太小则不能提供BJT状态翻转的必要工作条件。

CMOS输入若悬空,工作中可能会积聚电荷,使得输入管脚电压升高。当改电压升高到一定值(约vcc/2)时,上下管会同时导通,大电流从VCC直接灌入GND,导致器件的损坏,所以很多CMOS器件的输入管脚内都配置成弱上拉/弱下拉。

COMS电路输入端是场效应管,他的输入阻抗相当大,如果输入开路机会感应很高的电压将管子击穿。TTL电路内部是普通的PN结做的,他的输入阻抗较小,如串大电阻输入信号就不够



ttl门是什么电路
答:晶体管-晶体管逻辑电路(transistor-transistorlogic)。集成电路输入级和输出级全采用晶体管组成的单元门电路。简称TTL电路。它是将二极管-晶体管逻辑电路(DTL)中的二极管,改为使用多发射极晶体管而构成。TTL电路。如果是TTL驱动CMOS,要考虑电平的接口。TTL可直接驱动74HCT型的CMOS,其余必须考虑逻辑电平...

TTL门电路为什么输出端不允许并联相接
答:还有资料上TTL的输出(惯电流)要比输出(拉电流)大得多,这是为什么呢?看TTL电路好像分析不出来嘛! 追答 是的 lt1249 | 发布于2012-11-29 举报| 评论 2 0 为您推荐: 电路如图P2-14 cmos反相器输出端并联 cmos传输门输出端并联 ttl三态门 输出端并联 TTL门电路的U典型值 门电路原理 门电路的...

TTL与COMS的区别
答:所以在Vcc相同时,cmos比ttl噪声容限高,抗干扰能力强。(2)4000系列cmos器件供电范围更宽 (3)通常(Vcc=5V)cmos逻辑电路可以直接驱动ttl逻辑电路,而ttl逻辑电路 直接驱动cmos逻辑电路会发生逻辑高电平识别错误,需调整逻辑电平的输出幅度。TTl器件工作在5V 其输出为Voh-3.6V Vol-0.2V。而CMOS器件...

TTL电路与COMS电路有什么不同,各有什么特点?
答:4.CMOS功耗很小,TTL功耗较大(1~5mA/门) 5.CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当。 集成电路中详细信息: 1,TTL电平: 输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:...

ttl、cmos集成逻辑门的逻辑功能和参数测试实验的步骤
答:根据表达式可以得知其工作原理:先对A和B输入变量进行与运算得到结果x,再将得到的结果x进行取反,最终结果为x的反变量,得到输出结果Y。数字电子技术实验实验一基本逻辑门电路实验基本逻辑门电路性能(参数)测试(一)实验目的掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。熟悉TTL中、小规模...

CMOS电路和TTL电路的区别?
答:分类: 资源共享 >> 文档/报告共享 问题描述:CMOS电路和TTL电路的区别?论文报告~解析:功耗 TTL门电路的空载功耗与CMOS门的静态功耗相比,是较大的,约为数十毫瓦(mw)而后者仅约为几十纳(10-9)瓦;在输出电位发生跳变时(由低到高或由高到低),TTL和CMOS门电路都会产生数值较大的尖峰电流,...

TTL门电路输出端为什么不允许并联使用
答:因为输出高电平的TTL门的上拉管会向输出低电平的门电路的下拉管灌大电流,导致过载可能损坏门电路。TTL电路采用双极型工艺制造,具有高速度和品种多等特点。 从六十年代开发成功第一代产品以来现有以下几代产品。第一代TTL包括SN54/74系列,(其中54系列工作温度为-55℃~+125℃,74系列工作温度为0℃...

TTL电路和CMOS电路的区别和联系
答:联系:CMOS电路与TTL电路通过电平转换能使两者电平域值能匹配。两者区别如下:一、主体不同 1、TTL电路:是晶体管-晶体管逻辑电路。2、CMOS电路:是互补型金属氧化物半导体电路。二、特点不同 1、TTL电路:采用双极型工艺制造,具有高速度低功耗和品种多等特点。2、CMOS电路:静态功耗低,每门功耗为纳瓦...

TTL和CMOS电平在使用过程中有什么本质的区别?为什么有的芯片是TTL而有...
答:(一)TTL高电平3.6~5V,低电平0V~2.4V CMOS电平Vcc可达到12V\x0d\x0a CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc。\x0d\x0a CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。EDA中国门户网站 e q C9f Q\x0d\x0a TTL电路不使用的输入端悬空为高电平,另...

TTL电路使用三级管驱动cmos门电路
答:直接选用集电极开路(OC)输出的TTL 器件,输出端接上拉电阻到 CMOS 电源为好。如图电路不必认真计算:Rb = 5 KΩ ,Ic = Vdd / Rc = 2 ~ 3 mA 即可。